『徳島大学 教育・研究者情報データベース (EDB)』---[学外] /
ID: Pass:

登録内容 (EID=169002)

EID=169002EID:169002, Map:[2007/論理回路設計], LastModified:2007年12月11日(火) 21:27:48, Operator:[三好 康夫], Avail:TRUE, Censor:0, Owner:[[教務委員会委員]/[徳島大学.工学部.知能情報工学科]], Read:継承, Write:継承, Delete:継承.
種別 (必須): 工学部•昼間 (授業概要) [継承]
入学年度 (必須): 西暦 2008年 (平成 20年) [継承]
名称 (必須): (英) Logic Circuit Design (日) 論理回路設計 (読) ろんりかいろせっけい
[継承]
形態 (不用): 1.講義 [継承]
コース (必須): 1.2008/[徳島大学.工学部.知能情報工学科]/[昼間コース] [継承]
担当教員 (必須): 1.大濱 靖匡
肩書 (任意):
[継承]
単位 (必須): 2 [継承]
目的 (必須): (英)   (日) コンピュータの構成要素である論理演算回路の動作原理であるブール代数の基礎概念を理解し,与えられた論理式から論理回路を設計する手法を習得する. 応用力が身につくように,各手法の背後にあるアイディアを理解することが目標である.   [継承]
概要 (必須): (英)   (日) 数表現,論理式とその変換法などの基礎事項を教え,論理式が論理回路を経てディジタル回路として実現できることを理解させる. これらの基礎をもとに,コンパクトな回路を設計するために,組合せ論理関数の簡単化手法(カルノー図,2分岐決定グラフ,クワイン·マクラスキー法の原理,手順)を講義する. 次に,順序回路の設計手法について学ぶ. まず,順序回路を構成する際によく用いられる各種フリップフロップ(SR-FF,D-FF,SR-FF,T-FF)の動作原理について述べる. 自動販売機,カウンタ,系列検出器などを例にとり,これらFFの励起関数を利用し,順序回路を設計する方法を学ぶ.   [継承]
キーワード (推奨): 1. (英) (日) 論理式 (読) [継承]
2. (英) (日) 論理回路 (読) [継承]
3. (英) (日) 組合せ論理関数 (読) [継承]
先行科目 (推奨): 1.集積回路工学 ([2008/[徳島大学.工学部.知能情報工学科]/[昼間コース]]/->授業概要[2007/集積回路工学])
必要度 (任意):
[継承]
2.オートマトン·言語理論 ([2008/[徳島大学.工学部.知能情報工学科]/[昼間コース]]/->授業概要[2007/オートマトン·言語理論])
必要度 (任意):
[継承]
関連科目 (推奨): 1.知能情報工学セミナー ([2008/[徳島大学.工学部.知能情報工学科]/[昼間コース]]/->授業概要[2007/知能情報工学セミナー])
関連度 (任意):
[継承]
要件 (任意): (英)   (日) 集積回路工学,オートマトン·言語理論を履修していることが望ましい.   [継承]
注意 (任意):
目標 (必須): 1.(英)   (日) 論理回路をモデル化し,システマティックに設計する能力を育成する.また,単なるノウハウとしての技術ではなく,応用力が身につくように各手法の背後にあるアイディアを理解することが目標である.  
[継承]
計画 (必須): 1.(英)   (日) ディジタル回路と論理回路  
[継承]
2.(英)   (日) 数表現代数,論理式  
[継承]
3.(英)   (日) 論理関数(積和標準形と和積標準形)  
[継承]
4.(英)   (日) 不完全定義論理関数  
[継承]
5.(英)   (日) 論理関数の簡単化:カルノ図,2分岐決定グラフ  
[継承]
6.(英)   (日) 論理関数の簡単化:クワイン·マクラスキー法  
[継承]
7.(英)   (日) 組合せ論理回路の構成法  
[継承]
8.(英)   (日) 基本的組合せ論理回路(加算器,比較器,セレクタ)  
[継承]
9.(英)   (日) 中間試験  
[継承]
10.(英)   (日) 順序機械と順序回路  
[継承]
11.(英)   (日) 状態割当,状態遷移図,状態遷移表  
[継承]
12.(英)   (日) フリップフロップ(FF)の構成  
[継承]
13.(英)   (日) SR-FF,D-FF,JK-FF,T-FF  
[継承]
14.(英)   (日) 順序回路の設計I  
[継承]
15.(英)   (日) 順序回路の設計II  
[継承]
16.(英)   (日) 定期試験  
[継承]
評価 (必須): (英)   (日) 講義内容の理解度を確認するために,随時小テストを行なう. 受講姿勢も若干配慮する. 小テストと受講姿勢を4割,期末テストを6割の比率で総合的に評価する.   [継承]
JABEE合格 (任意):
JABEE関連 (任意):
対象学生 (任意): 開講コース学生のみ履修可能 [継承]
教科書 (必須): 1.(英)   (日) 高木直史 著「論理回路」昭晃堂   [継承]
参考資料 (推奨): 1.(英)   (日) 並木秀明·前田智美·宮尾正大 著「実用入門 ディジタル回路とVerilog-HDL」技術評論社   [継承]
URL (任意):
連絡先 (推奨): 1.任 福継 (->個人[中川 福継])
オフィスアワー (任意):
[継承]
科目コード (推奨):
備考 (任意): 1.(英)   (日) 今年度は集中講義で行われる.   [継承]

●この色で表示されている項目はマップによって参照された内容です.

マップを行っている情報の編集について

マップによって参照している箇所を修正する場合には,次のようにしてください.
  • マップ先の記述とこの情報の記述を同時に修正する場合.
    →マップ先の情報(
        →閲覧 【授業概要】(2007/論理回路設計)
            →閲覧 【授業概要】(2006/論理回路設計)
    )で編集を行なってください.
  • マップ先の記述は変更せずこの情報のみを変更する場合.
    →この頁で編集を行なってください.
    [注意] 編集画面では,マップによる参照によって得た内容は表示されません.
    [注意] 参照は同じ名前の項目がある場合に行なわれます.
    [注意] 項目を無記入にすると参照が行なわれ,それ以外には参照が行なわれません.(項目単位)

この情報を取り巻くマップ

閲覧 【授業概要】(2007/論理回路設計) 閲覧 【授業概要】(2008/論理回路設計) 閲覧 【授業概要】(2009/論理回路設計)

標準的な表示

和文冊子 ● 論理回路設計 / Logic Circuit Design
欧文冊子 ● Logic Circuit Design / 論理回路設計

関連情報

この情報を参照している情報

閲覧【教育プログラム】…(2) 閲覧【授業概要】…(2)

この情報をマップしている情報

閲覧【授業概要】…(2)
Number of session users = 2, LA = 1.18, Max(EID) = 414774, Max(EOID) = 1119661.