『徳島大学 教育・研究者情報データベース (EDB)』---[学外] /
ID: Pass:

登録内容 (EID=113041)

EID=113041EID:113041, Map:[2004/集積回路2], LastModified:2007年12月28日(金) 22:47:10, Operator:[大家 隆弘], Avail:TRUE, Censor:承認済, Owner:[[教務委員会委員]/[徳島大学.工学部.電気電子工学科]], Read:継承, Write:継承, Delete:継承.
種別 (必須): 工学部•昼間 (授業概要) [継承]
入学年度 (必須): 西暦 2005年 (平成 17年) [継承]
名称 (必須): (英) Integrated Circuits (II) (日) 集積回路2 (読) しゅうせきかいろ
[継承]
コース (必須): 1.2005/[徳島大学.工学部.電気電子工学科]/[昼間コース] [継承]
担当教員 (必須): 1.小中 信典
肩書 (任意):
[継承]
単位 (必須): 2 [継承]
目的 (必須): (英)   (日) 身近の電気製品のほとんどに集積回路が使用されている.集積回路の大部分を占めるCMOS論理回路の設計手法を習得する.具体的には,CMOS論理回路のプロセス,レイアウト,回路動作,論理構成を理解する能力,ならびにCMOS論理回路の設計法を習得する.   [継承]
概要 (必須): (英)   (日) CMOS論理回路を実現するためのICプロセス,CMOSの電気特性,回路設計,論理設計について講義する.コンピュータ実習でレイアウト設計と回路シミュレーションを実際に経験し,各種CMOS論理ゲート回路の設計法とその電気特性の理解を深めると共に,基本的なCMOS論理設計法の習得を目指す.   [継承]
キーワード (推奨):
先行科目 (推奨): 1.アナログ電子回路 ([2005/[徳島大学.工学部.電気電子工学科]/[昼間コース]]/->授業概要[2004/アナログ電子回路])
必要度 (任意):
[継承]
2.ディジタル回路 ([2005/[徳島大学.工学部.電気電子工学科]/[昼間コース]]/->授業概要[2004/ディジタル回路])
必要度 (任意):
[継承]
関連科目 (推奨): 1.コンピュータ回路 ([2005/[徳島大学.工学部.電気電子工学科]/[昼間コース]]/->授業概要[2004/コンピュータ回路])
関連度 (任意):
[継承]
2.集積回路1 ([2005/[徳島大学.工学部.電気電子工学科]/[昼間コース]]/->授業概要[2004/集積回路1])
関連度 (任意):
[継承]
要件 (任意): (英)   (日) 「アナログ電子回路」,「ディジタル回路」,「コンピュータ回路」,「集積回路1」を受講していること.   [継承]
注意 (任意): (英)   (日) コンピュータ実習室で設計演習を行うため,受講制限を行う場合がある.   [継承]
目標 (必須): 1.(英)   (日) 1. CMOSプロセスを理解し,レイアウト設計が行える  
[継承]
2.(英)   (日) 2. レイアウトとMOSトランジスタ特性の関係を理解する  
[継承]
3.(英)   (日) 3. 基本CMOS論理回路のレイアウト設計,回路シミュレーションが行える  
[継承]
4.(英)   (日) 4. ALU,PLA等の論理設計が理解できる  
[継承]
計画 (必須): 1.(英)   (日) 集積回路の概要  
[継承]
2.(英)   (日) CMOSプロセスとトランジスタレイアウト  
[継承]
3.(英)   (日) レイアウト設計ツールの使用方法とパタン設計ルール  
[継承]
4.(英)   (日) MOSトランジスタのレイアウト設計  
[継承]
5.(英)   (日) MOSトランジスタの回路モデルと回路シミュレーション  
[継承]
6.(英)   (日) CMOSインバータのレイアウトと回路シミュレーション  
[継承]
7.(英)   (日) ゲートアレイ方式でのNOR,NAND論理ゲート設計  
[継承]
8.(英)   (日) ゲートアレイ方式での各種論理ゲート設計  
[継承]
9.(英)   (日) 中間試験  
[継承]
10.(英)   (日) 加算器の論理構成  
[継承]
11.(英)   (日) 減算器の論理構成  
[継承]
12.(英)   (日) ALU,Pブロックの構成  
[継承]
13.(英)   (日) ALU,Gブロックの構成  
[継承]
14.(英)   (日) PLAの論理構成  
[継承]
15.(英)   (日) 期末試験  
[継承]
評価 (必須): (英)   (日) 到達目標が達成されているかを,平常点(演習,レポート等) 20%,中間試験30%,期末試験50%で評価し,全体で60%以上を合格とする   [継承]
JABEE合格 (任意):
JABEE関連 (任意): (英)   (日) (D)専門基礎40%,(E) 専門分野(知能電子回路)60%   [継承]
対象学生 (任意): 開講コース学生のみ履修可能 [継承]
教科書 (必須): 1.(英)   (日) 国枝博昭 「集積回路設計入門」 コロナ社   [継承]
参考資料 (推奨): 1.(英)   (日) .   [継承]
URL (任意):
連絡先 (推奨): 1.小中 信典
オフィスアワー (任意):
[継承]
科目コード (推奨):
備考 (任意): 1.(英)   (日) 電子回路は集積回路(IC)内に作られるか,集積回路を使用してボード上に作られることが多い.本講義はCMOS集積回路設計法に関するものである.電気電子工学科の卒業生として将来,ICを設計する仕事,ICを使用する仕事に就く可能性が高いので,受講をお薦めする.   [継承]

●この色で表示されている項目はマップによって参照された内容です.

マップを行っている情報の編集について

マップによって参照している箇所を修正する場合には,次のようにしてください.
  • マップ先の記述とこの情報の記述を同時に修正する場合.
    →マップ先の情報(
        →閲覧 【授業概要】(2004/集積回路2)
            →閲覧 【授業概要】(2003/集積回路工学2)
                →閲覧 【授業概要】(2002/集積回路工学2)
                    →閲覧 【授業概要】(2001/集積回路工学2)
                        →閲覧 【授業概要】(2000/集積回路工学2)
    )で編集を行なってください.
  • マップ先の記述は変更せずこの情報のみを変更する場合.
    →この頁で編集を行なってください.
    [注意] 編集画面では,マップによる参照によって得た内容は表示されません.
    [注意] 参照は同じ名前の項目がある場合に行なわれます.
    [注意] 項目を無記入にすると参照が行なわれ,それ以外には参照が行なわれません.(項目単位)

この情報を取り巻くマップ

閲覧 【授業概要】(2004/集積回路2) 閲覧 【授業概要】(2005/集積回路2) ←(なし)

標準的な表示

和文冊子 ● 集積回路2 / Integrated Circuits (II)
欧文冊子 ● Integrated Circuits (II) / 集積回路2

関連情報

この情報を参照している情報

閲覧【教育プログラム】…(1) 閲覧【授業概要】…(1) 閲覧【担当授業】…(1)
Number of session users = 0, LA = 2.80, Max(EID) = 437905, Max(EOID) = 1161211.