徳島大学 教育・研究者情報データベース(EDB)

Education and Research Database (EDB), Tokushima University

徳島大学ウェブサイトへのリンク

授業概要: 2009/集積回路工学/Integreted circuits design

ヘルプを読む

「授業概要」(授業概要のリスト)は,授業の概要を登録するテーブルです. (この情報が属するテーブルの詳細な定義を見る)

  • 項目名の部分にマウスカーソルを置いて少し待つと,項目の簡単な説明がツールチップ表示されます.

この情報をEDB閲覧画面で開く

EID
182456
EOID
467039
Map
[2008/集積回路工学/Integreted circuits design]
LastModified
2009年8月31日(月) 11:58:35
Operator
三木 ちひろ
Avail
TRUE
Censor
0
Owner
[教務委員会委員]/[徳島大学.工学部.知能情報工学科]
Read
継承
Write
継承
Delete
継承
種別 必須 先端技術科学教育部 (授業概要)
入学年度 必須 西暦 2009年 (平成 21年)
名称 必須 (英) Integreted circuits design / (日) 集積回路工学 / (読) しゅうせきかいろこうがく
題目 不用 (英) Integreted circuits design
形態 推奨
  1. 講義
コース 必須
  1. 2009/[徳島大学.先端技術科学教育部.システム創生工学専攻.知能情報システム工学コース]/[博士前期課程]
担当教員 必須
  1. 徳島大学.先端技術科学教育部.システム創生工学専攻.知能情報システム工学コース.知能情報システム工学コース教員
    肩書 任意
単位 必須 2
目的 必須

(英) The aim of this lecture is to explain the very large scale integrated circuits desin for understanding artificial intelligence and future trend of computer system. Therefore, the computer architecture, VLSI design, and computer programming for artificial intelligence are lectured.

(日) 本講義の目的は人工知能のためのVLSI作成の技術と将来の動向を示すことです.このために,人工知能のプログラミングと応用へのコンピュータ·アーキテクチャのVLSI設計の多くの資料に基づいて講義を行います.

概要 必須

(英) The design method is divided into a random logic and a structured logic. In this lecture the structured logic desin using C-MOS transistor is explained. Further, a fabrication technology and a testing method are lectured. An application specfic integrated circuits which are used in many fields are explained by showing practical examples.This lecture is based on physics and mathematics and related with fundamental engineering.

(日) 集積回路を設計するにはランダムロジックを用いる手法と構造的な論理回路を用いる方法があり,主としてMOSトランジスタの構造的論理回路の設計法を講義する.さらに,集積回路のファブリケーション及びテスティング法も述べる.集積回路は急速に進歩し,多方面で使用されるので,ASIC(Application Specific Integrated Circuits)に代表される最新技術の応用にも言及する.本科目は,工業に関する科目である.

キーワード 推奨
  1. (英) very large scale integrated circuit
  2. (英) structured logic / (日) 構造的論理回路
  3. (英) computer architecture / (日) コンピュータ·アーキテクチャ
  4. (英) C-MOS / (日) C-MOSテクノロジ
  5. (英) memory / (日) メモリ
先行科目 推奨
  1. 集積回路工学/Integreted circuits design([2009/[徳島大学.先端技術科学教育部.システム創生工学専攻.知能情報システム工学コース]/[博士前期課程]]/->授業概要[2008/集積回路工学/Integreted circuits design])
    必要度 任意 1.000000
関連科目 推奨
  1. 知能情報システム工学特論([2009/[徳島大学.先端技術科学教育部.システム創生工学専攻.知能情報システム工学コース]/[博士前期課程]]/->授業概要[2008/知能情報システム工学特論])
    関連度 任意 1.000000
要件 任意

(英) In order to understand this lecture contents, it may be necessary to have a image of the electrical circuits, mathematics, and physics.

(日) 学部における基礎科目を習得していること.

注意 任意

(英) In this lecture, the personal computer may be used for design of integrated circuits.

(日) コンピュータを使用するので,用意しておくこと.

目標 必須
  1. (英) to understand the design technology of very large scale integrarted circuits

    (日) 超大規模集積回路技術の習得

計画 必須
  1. (英) fundamental concepts of C-MOS integrated circuits

    (日) C-MOS回路の基本

  2. (英) C-MOS inverter and NAND logic circuits

    (日) C-MOSインバータ回路とNAND回路

  3. (英) C-MOS NOR logic and XOR logic circuits

    (日) C-MOS NOR回路とXOR回路

  4. (英) C-MOS process technology and device production

    (日) C-MOS プロセス技術とデバイス技術

  5. (英) theory of evaluation of integrated circuits

    (日) 性能評価理論

  6. (英) design rule and reliability of integrated circuits

    (日) 設計ルールとICの信頼性

  7. (英) design tecchnology of field work

    (日) フィールド·ワーク設計理論

  8. (英) design of system control

    (日) システム制御部の設計

  9. (英) design of applicatin specific integrated circuits

    (日) ASICの設計

  10. (英) survay of digital signal processing device

    (日) DSP概論

  11. (英) design of programmable devices

    (日) プログラマブル·デバイス設計概論

  12. (英) static RAM and dynamic RAM

    (日) SRAMとDRAMのメモリ概論

  13. (英) logic compiler and macro cell

    (日) 論理コンパイルとマクロセル

  14. (英) abstract of input output interface

    (日) 入出力インターフェース概論

  15. (英) utilization intellectual property

    (日) IPの利用法

  16. (英) survay of system-on-chip integrated circuits

    (日) SoC概論

  17. (英) testinng and evaluation

    (日) テストと評価

評価 必須

(英) In order to overcome the aim of this lecture, the actual system is designed and its performance is evaluated.

(日) 本講義の目的を達成するために,実システムの設計を行う.

再評価 必須

(英) Reevaluation is accomplished by the performance test of the desigened integrated circuits.

(日) 再評価あh集積回路設計の性能評価で行う.

JABEE合格 不用

(英) This lecture related with the fundamental conpept of information processing og JABEE.

(日) JABEEの情報分野の基礎概念に関係します.

対象学生 任意 開講コース学生のみ履修可能
教科書 必須
  1. (英) Integrated Circuits Design

    (日) 集積回路設計

参考資料 推奨
  1. (英) Introduction to VLSI design

    (日) VLSI設計入門

URL 任意
連絡先 推奨
  1. 徳島大学.先端技術科学教育部.システム創生工学専攻.知能情報システム工学コース.知能情報システム工学コース教員
    オフィスアワー 任意
科目コード 推奨
備考 任意

この色で表示されている項目はマップによって参照された内容です