授業概要: 2009/集積回路工学/Integreted circuits design
ヘルプを読む
「授業概要」(授業概要のリスト)は,授業の概要を登録するテーブルです. (この情報が属するテーブルの詳細な定義を見る)
- 項目名の部分にマウスカーソルを置いて少し待つと,項目の簡単な説明がツールチップ表示されます.
|
|||||
種別 | 必須 | 先端技術科学教育部 (授業概要) | |||
---|---|---|---|---|---|
入学年度 | 必須 | 西暦 2009年 (平成 21年) | |||
名称 | 必須 |
(英) Integreted circuits design / (日) 集積回路工学 / (読) しゅうせきかいろこうがく
|
|||
形態 | 推奨 | ||||
コース | 必須 | ||||
担当教員 | 必須 | ||||
単位 | 必須 | 2 | |||
目的 | 必須 |
(英) The aim of this lecture is to explain the very large scale integrated circuits desin for understanding artificial intelligence and future trend of computer system. Therefore, the computer architecture, VLSI design, and computer programming for artificial intelligence are lectured. (日) 本講義の目的は人工知能のためのVLSI作成の技術と将来の動向を示すことです.このために,人工知能のプログラミングと応用へのコンピュータ·アーキテクチャのVLSI設計の多くの資料に基づいて講義を行います. |
|||
概要 | 必須 |
(英) The design method is divided into a random logic and a structured logic. In this lecture the structured logic desin using C-MOS transistor is explained. Further, a fabrication technology and a testing method are lectured. An application specfic integrated circuits which are used in many fields are explained by showing practical examples.This lecture is based on physics and mathematics and related with fundamental engineering. (日) 集積回路を設計するにはランダムロジックを用いる手法と構造的な論理回路を用いる方法があり,主としてMOSトランジスタの構造的論理回路の設計法を講義する.さらに,集積回路のファブリケーション及びテスティング法も述べる.集積回路は急速に進歩し,多方面で使用されるので,ASIC(Application Specific Integrated Circuits)に代表される最新技術の応用にも言及する.本科目は,工業に関する科目である. |
|||
キーワード | 推奨 |
|
|||
先行科目 | 推奨 |
|
|||
関連科目 | 推奨 |
|
|||
要件 | 任意 |
(英) In order to understand this lecture contents, it may be necessary to have a image of the electrical circuits, mathematics, and physics. (日) 学部における基礎科目を習得していること. |
|||
注意 | 任意 |
(英) In this lecture, the personal computer may be used for design of integrated circuits. (日) コンピュータを使用するので,用意しておくこと. |
|||
目標 | 必須 |
|
|||
計画 | 必須 |
|
|||
評価 | 必須 |
(英) In order to overcome the aim of this lecture, the actual system is designed and its performance is evaluated. (日) 本講義の目的を達成するために,実システムの設計を行う. |
|||
再評価 | 必須 |
(英) Reevaluation is accomplished by the performance test of the desigened integrated circuits. (日) 再評価あh集積回路設計の性能評価で行う. |
|||
JABEE合格 | 不用 |
(英) This lecture related with the fundamental conpept of information processing og JABEE. (日) JABEEの情報分野の基礎概念に関係します. |
|||
対象学生 | 任意 | 開講コース学生のみ履修可能 | |||
教科書 | 必須 |
|
|||
参考資料 | 推奨 |
|
|||
URL | 任意 | ||||
連絡先 | 推奨 | ||||
科目コード | 推奨 | ||||
備考 | 任意 |
この色で表示されている項目はマップによって参照された内容です